Praktikum Rechnerarchitektur Prof. Dr. Ralf Gerlich

## Praktikumsaufgabe: 8-Bit-Assembler

Prof. Dr. Ralf Gerlich Hochschule Furtwangen Fakultät Informatik Robert-Gerwig-Platz 1 D-78120 Furtwangen ralf.gerlich@hs-furtwangen.de

8. August 2024

#### Zusammenfassung

Implementieren Sie 16-, 24- und 32-Bit-Operationen in Assembler auf dem 8-Bit-Mikrocontroller des Arduino.

#### Inhaltsverzeichnis

| 1            | Schaltungsaufbau                                                                                                                                                                           | 1 |
|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| 2            | Automatische Tests                                                                                                                                                                         | 2 |
| 3            | Rechnen mit 8 Bit                                                                                                                                                                          | 2 |
| 4            | Aufgabenstellung4.116-Bit-Addition (2 Punkte)4.216-Bit Shift Left (2 Punkte)4.38-Bit-Multiplikation (4 Punkte)4.48-zu-16-Bit-Multiplikation (8 Punkte)4.516-Bit-Multiplikation (12 Punkte) | • |
| 5            | Aufrufkonventionen                                                                                                                                                                         | 4 |
| $\mathbf{A}$ | Übersicht AVR-Assemblerbefehle                                                                                                                                                             | Ę |

## 1 Schaltungsaufbau

Für diese Aufgabe müssen Sie lediglich den Arduino per USB-Schnittstelle mit Ihrem Host-Rechner verbinden. Ein gesonderter Schaltungsaufbau ist nicht erforderlich.



#### 2 Automatische Tests

Die Projektvorlage enthält integrierten Test-Code, mit denen Sie die Korrektheit Ihrer Implementierungen prüfen können. Zur Ausführung der implementierten Unit-Tests (Datei test/test.c) gehen Sie wie folgt vor:

- 1. Schließen Sie den Arduino an Ihren Rechner an.
- 2. Führen Sie die Tests aus:

VSCode Die Tests werden ausgeführt, wenn Sie das "Test"-Kommando aus der Gruppe "Advanced" ausführen.

CLion Hier scheint es keinen direkten Support zu geben. Öffnen Sie mit einem Rechtsklick auf den Projektordner das Projektkontextmenü und wählen Sie unter "Open In..." den Eintrag "Terminal". Im sich öffnenden Terminalfenster tippen Sie das Kommando pio test, um die Tests auszuführen.

Andere Hier können Sie ähnlich wie bei CLion verfahren.

Die Ergebnisse der Tests werden Ihnen dann auf der Konsole ausgegeben.

#### 3 Rechnen mit 8 Bit

Der AVR ist eine 8-Bit-Architektur, d.h. alle Register haben nur 8 Bit. Werte mit mehr als 8 Bit müssen auf mehrere Register aufgeteilt werden.

Wir nutzen zur Darstellung der Registerbelegung die Form rh:rl. Es bedeutet, dass das niederwertige Byte des Werts in rl und das höchstwertige Byte in rh gespeichert ist.

Zum Beispiel kann ein 32-Bit-Wert auf die Register r25:r22 aufgeteilt werden. Das höchstwertige Byte liegt dann in r25, das niederwertige Byte in r22:

## 4 Aufgabenstellung

In dieser Aufgabe sollen Sie einige grundlegenden arithmetischen Operationen in AVR-Assembler implementieren.

Eine Übersicht der wichtigsten AVR-Assemblerbefehle finden Sie im Anhang zu diesem Aufgabenblatt (Abschnitt A). Genauere Beschreibungen finden Sie in der AVR Instruction Set Reference im Projekttemplate.

In der Datei lib/asm\_arith/src/arith.S sind Vorlagen für die zu implementierenden Funktionen vorhanden. Ersetzen Sie die mit TODO markierten Stellen durch Ihren Code.

#### 4.1 16-Bit-Addition (2 Punkte)

Implementieren Sie in der Funktion add16 die Addition von zwei vorzeichenbehafteten 16-Bit-Zahlen, wobei das Ergebnis als 16-Bit-Zahl zurückgegeben werden soll. Die beiden Parameter der Funktion werden in den Registern r25:r24 und r23:r22 übergeben. Das Ergebnis soll in r25:r24 abgelegt werden.



Der AVR ist eine 8-Bit-Architektur, d.h. einzelne Befehle (darunter auch die Additionsbefehle) implementieren nur Operationen mit 8-Bit-Operanden.

Für eine 16-Bit-Addition sind also mehrere Operationen erforderlich. Betrachten Sie analog die schriftliche Addition von Zahlen im Dezimalsystem mit mehreren Ziffern, z.B. 19+21.

#### 4.2 16-Bit Shift Left (2 Punkte)

Implementieren Sie in der Funktion shl16 eine Bitverschiebung nach links um ein Bit (Left Shift). Der Parameter der Funktion wird in den Registern r25:r24 übergeben. Das Ergebnis soll in denselben Registern abgelegt werden.

Überlegen Sie sich, was jeweils mit dem höchstwertigen Bit der beiden Bytes passieren soll.

Hinweis: Der AVR bietet zwei Befehle zur Linksverschiebung, 1s1 und rol.

#### 4.3 8-Bit-Multiplikation (4 Punkte)

Implementieren Sie in der Funktion mult8\_8 eine Multiplikation zweier vorzeichenbehafteter 8-Bit-Zahlen. Die Parameter der Funktion werden in den Registern r24 bzw. r22 übergeben. Das Ergebnis soll in den Registern r25:r24 abgelegt werden.

Überlegen Sie, warum für das Ergebnis zwei 8-Bit-Register erforderlich sind! Beachten Sie, dass die Register r0 und r1 durch die Multiplikationsbefehle überschrieben werden! Sofern erforderlich, sichern Sie sie am Anfang der Funktion und stellen Sie vor Ende der Funktion wieder her. Ob die Sicherung erforderlich ist, können Sie der Übersicht im Anhang A entnehmen.

#### 4.4 8-zu-16-Bit-Multiplikation (8 Punkte)

Implementieren Sie in der Funktion multu\_8\_16 eine Multiplikation einer vorzeichenlosen 8-Bit-Zahl mit einer vorzeichenlosen 16-Bit-Zahl. Die Parameter der Funktion werden in den Registern r24 bzw. r23:r22 übergeben. Da kein 24-Bit-Typ existiert, soll das Ergebnis als 32-Bit-Wert in den Registern r25:r22 gespeichert werden.

Beachten Sie, dass Quell- und Zielregister der Operation sich überlappen. Sie müssen also zunächst die Inhalte der Quellregister "retten". Dies können Sie tun, indem Sie den Inhalt von r24 mit dem mov-Befehl in r20 und den Inhalt von r23:r22 mit movw in r19:r18 kopieren. Diese Register dürfen Sie laut Aufrufkonvention benutzen, ohne ihren Inhalt vorher sichern zu müssen.

Sie müssen die Multiplikation in mehrere Teile aufteilen. Sei a die 8-Bit-Zahl und b die 16-Bit-Zahl. Letztere lässt sich durch ihren höherwertigen Anteil  $b_h$  und ihren niederwertigen Anteil  $b_l$  darstellen:

$$b = b_h 2^8 + b_l$$

Dabei liegt die Kopie von a in r20, die Kopie von  $b_h$  liegt in r19 und die Kopie von  $b_l$  liegt in r18.

Die Multiplikation ab kann nun also wie folgt dargestellt werden:

$$ab = a(b_h 2^8 + b_l) = ab_h 2^8 + ab_l$$

Die folgende Tabelle illustriert, wie sich das Ergebnis zusammensetzt:



| Register | r25 | r24 | r23   | r22 |
|----------|-----|-----|-------|-----|
|          | 0   | 0   | r20 * | r18 |
| +        | 0   | r20 | * r19 | 0   |
| =        | ab  |     |       |     |

Um ein Register rX auf Null zu setzen, können Sie den Befehl eor rX, rX verwenden. Überlegen Sie, warum das Ergebnis dieser Operation immer Null ist!

#### 4.5 16-Bit-Multiplikation (12 Punkte)

Implementieren Sie in der Funktion multu\_16\_16 eine Multiplikation zweier vorzeichenloser 16-Bit-Zahlen. Die Parameter der Funktion werden in den Registern r25:r24 bzw. r23:r22 übergeben. Das Ergebnis soll in den Registern r25:r22 gespeichert werden.

Sichern Sie den ersten Parameter (r25:r24) in die Register r21:r20 und den zweiten Parameter (r23:r22) in die Register r19:r18. Sie können außerdem die Register r26 und r27 als Hilfsregister oder für Zwischenergebnisse nutzen.

Auch hier muss die Multiplikation in mehrere Teile aufgeteilt werden. Sei a der erste Parameter und b der zweite Parameter. Beide lassen sich in ihren höher- und ihren niederwertigen Teil aufteilen:

$$a = a_h 2^8 + a_l$$
$$b = b_h 2^8 + b_l$$

Dabei liegt  $a_h$  in r21,  $a_l$  in r20,  $b_h$  in r19 und  $b_l$  in r18. Die Multiplikation ab kann nun also wie folgt dargestellt werden:

$$ab = (a_h 2^8 + a_l) (b_h 2^8 + b_l) = a_h b_h 2^{16} + (a_l b_h + a_h b_l) 2^8 + a_l b_l$$

Die folgende Tabelle illustriert, wie sich das Ergebnis zusammensetzt:

| Register | r25       | r24   | r23 | r22   |
|----------|-----------|-------|-----|-------|
|          | r21       | * r19 | 0   | 0     |
| +        | 0         | 0     | r20 | * r18 |
| +        | r21 * r1  |       | 18  | 0     |
| +        | r20 * r19 |       | 19  | 0     |
| =        | ab        |       |     |       |

Beachten Sie, dass es sich bei den letzten beiden Additionen in der Tabelle jeweils um Additionen eines 16-Bit-Werts auf einen 24-Bit-Wert handelt!

#### 5 Aufrufkonventionen

Bestimmte Register dürfen von der aufgerufenen Funktion ohne weiteres überschrieben werden. Alle anderen Register müssen von der aufgerufenen Funktion vor dem Überschreiben mit push auf dem Stack gespeichert und vor der Rückkehr aus der Funktion mit pop wiederhergestellt werden (sog. call-saved registers). Der AVR-Kurzreferenz im Anhang an dieses Aufgabenblatt können Sie entnehmen, welcher der beiden Kategorien die Register jeweils unterliegen.

Achtung: Beachten Sie, dass es sich beim Stack um eine Last-In-First-Out-Datenstruktur handelt! Die Register müssen also in umgekehrter Reihenfolge wieder vom Stack geholt werden, als sie auf den Stack gelegt wurden.



# A Übersicht AVR-Assemblerbefehle

### Konventionen

| Symbol                                | Bedeutung                                     |
|---------------------------------------|-----------------------------------------------|
| Rd, Rr                                | Register (RO-R31)                             |
| Rd+1:Rd                               | Register-Paar $(d \in \{24, 26, 28, 30\})$    |
| X Y Z                                 | Eines der 16-Bit-Index-Register (X, Y oder Z) |
| imm8                                  | 8-Bit-Konstante                               |
| imm5                                  | 5-Bit-Konstante                               |
| addr16                                | 16-Bit Adresskonstante (ggf. Label)           |
| addr22                                | 22-Bit Adresskonstante (ggf. Label)           |
| raddr                                 | Relative 7-Bit-Adresse (Zweierkomplement)     |
| $\mathtt{MEM}\left[\mathtt{a}\right]$ | Byte an Adresse a                             |
| STACK                                 | Stack                                         |
| PC                                    | Program Counter                               |

Die Index-Register sind die Registerpaare R27:R26 (X), R29:R28 (Y) und R31:R30 (Z).

## Arithmetikbefehle

| Instruktion   | Operation                                                                  | Flags             | Beschreibung                    |
|---------------|----------------------------------------------------------------------------|-------------------|---------------------------------|
| add Rd, Rr    | Rd←Rd+ Rr                                                                  | Z,C,N,V,S         | Add without Carry               |
| add nd, ni    | nu←nu+ ni                                                                  |                   | v                               |
| adc Rd, Rr    | $\mathtt{Rd} \leftarrow \mathtt{Rd} + \mathtt{Rr} +$                       | Z,C,N,V,S         | Add with Carry                  |
| adiw Rd, imm5 | $\texttt{Rd+1:Rd} \leftarrow \texttt{Rd+1:Rd} + \texttt{imm5}$             | Z,C,N,V,S         | Add Immediate to Word           |
| sub Rd, Rr    | Rd←Rd- Rr                                                                  | Z,C,N,V,S         | Subtract without Carry          |
| sbc Rd, Rr    | Rd←Rd- Rr- C                                                               | Z,C,N,V,S         | Subtract with Carry             |
| sbiw Rd, imm5 | Rd+1:Rd←Rd+1:Rd- imm5                                                      | Z,C,N,V,S         | Subtract Immedate from Word     |
| subi Rd, imm8 | $\mathtt{Rd} {\leftarrow} \mathtt{Rd}\text{-} \mathtt{imm8}$               | Z,C,N,V,S         | Subtract Immedate               |
| sbci Rd, imm8 | $\mathtt{Rd} {\leftarrow} \mathtt{Rd}\text{-} \mathtt{imm8-} \ \mathrm{C}$ | Z,C,N,V,S         | Subtract Immedate with Carry    |
| neg Rd        | Rd←- Rd                                                                    | Z,C,N,V,S         | Negate                          |
| mul Rd, Rr    | $\texttt{R1:R0} \leftarrow \texttt{Rd} \times \texttt{Rr}$                 | $_{\mathrm{Z,C}}$ | Multiply Unsigned               |
| muls Rd, Rr   | $\texttt{R1:R0} \leftarrow \texttt{Rd} \times \texttt{Rr}$                 | $_{\mathrm{Z,C}}$ | Multiply Signed $(16 \le d, r)$ |
| mulsu Rd, Rr  | $\texttt{R1:R0} \leftarrow \texttt{Rd} \times \texttt{Rr}$                 | $_{\mathrm{Z,C}}$ | Multiply Signed with Unsigned   |
|               |                                                                            |                   | $(16 \le d, r \le 23)$          |
| inc Rd        | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} {+} \ 1$                             | Z,N,V,S           | Increment                       |
| dec Rd        | $Rd\leftarrow Rd-1$                                                        | Z,N,V,S           | Decrement                       |
|               |                                                                            |                   |                                 |

## ${\bf Ganzzahlvergleiche}$

| Instruktion  | Operation        | Flags     | Beschreibung           |
|--------------|------------------|-----------|------------------------|
| cp Rd, Rr    | Rd- Rr           | Z,C,N,S,V | Compare                |
| cpc Rd, Rr   | Rd- Rr- ${ m C}$ | Z,C,N,S,V | Compare with Carry     |
| cpi Rd, imm8 | Rd- imm8         | Z,C,N,S,V | Compare with Immediate |

### Bitweise Arithmetik

| Instruktion   | Operation                                                              | Flags         | Beschreibung               |
|---------------|------------------------------------------------------------------------|---------------|----------------------------|
| and Rd, Rr    | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} \wedge \mathtt{Rr}$              | Z,N,V=0,S     | Bitwise AND                |
| andi Rd, imm8 | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} \wedge \mathtt{imm8}$            | Z,N,V=0,S     | Bitwise AND immediate      |
| or Rd, Rr     | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} \vee \mathtt{Rr}$                | Z,N,V=0,S     | Bitwise OR                 |
| ori Rd, imm8  | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} \vee \mathtt{imm8}$              | Z,N,V=0,S     | Bitwise OR immediate       |
| eor Rd, Rr    | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} \oplus \mathtt{Rr}$              | Z,N,V=0,S     | Bitwise XOR                |
| com Rd        | $Rd \leftarrow \overline{Rd}$                                          | Z,C=1,N,V=0,S | Bitwise NOT                |
| sbr Rd, imm8  | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} \vee \mathtt{imm8}$              | Z,N,V=0,S     | Set bits in register       |
| cbr Rd, imm8  | $\mathtt{Rd} {\leftarrow} \mathtt{Rd} \wedge \overline{\mathtt{imm8}}$ | Z,N,V=0,S     | Clear bits in register     |
| lsl Rd        | $C{:}Rd{\leftarrow}Rd<<1$                                              | Z,C,N,V       | Logical Shift Left         |
| lsr Rd        | $\mathtt{Rd}{:}\mathrm{C} \leftarrow \mathtt{Rd}$                      | Z,C,N,V       | Logical Shift Right        |
| asr Rd        | $\mathtt{Rd}{:}\mathrm{C} \leftarrow \mathtt{Rd}$                      | Z,C,N,V       | Arithmetic Shift Right     |
| rol Rd        | $C:Rd\leftarrow Rd:C$                                                  | Z,C,N,V       | Rotate Left through Carry  |
| ror Rd        | $\mathtt{Rd}{:}\mathrm{C} \leftarrow \! \mathrm{C}{:}\mathtt{Rd}$      | Z,C,N,V       | Rotate Right through Carry |

## Sprünge

| Instruktion breq raddr brne raddr brcs raddr brcc raddr brlo raddr brsh raddr brmi raddr brpl raddr brlt raddr brlt raddr | Operation if Z=1 then $PC\leftarrow PC+1+raddr$ if Z=0 then $PC\leftarrow PC+1+raddr$ if C=1 then $PC\leftarrow PC+1+raddr$ if C=0 then $PC\leftarrow PC+1+raddr$ if C=1 then $PC\leftarrow PC+1+raddr$ if C=0 then $PC\leftarrow PC+1+raddr$ if N=1 then $PC\leftarrow PC+1+raddr$ if N=0 then $PC\leftarrow PC+1+raddr$ if S=1 then $PC\leftarrow PC+1+raddr$ if S=0 then $PC\leftarrow PC+1+raddr$ if S=0 then $PC\leftarrow PC+1+raddr$ | Beschreibung Branch if equal Branch if not equal Branch if carry set Branch if carry clear Branch if lower Branch if same or higher Branch if minus Branch if plus Branch if less than Branch if greater or equal |
|---------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <pre>jmp addr22 rjmp raddr ijmp call addr22 rcall raddr icall ret reti</pre>                                              | $\begin{array}{l} PC {\leftarrow} addr22 \\ PC {\leftarrow} PC + 1 + raddr \\ PC {\leftarrow} Z \\ STACK {\leftarrow} PC,  PC {\leftarrow} addr22 \\ STACK {\leftarrow} PC,  PC {\leftarrow} PC + 1 raddr \\ STACK {\leftarrow} PC,  PC {\leftarrow} Z \\ PC {\leftarrow} STACK \\ PC {\leftarrow} STACK,  I{=}1 \end{array}$                                                                                                               | Jump Relative Jump Indirect Jump to Z Call to Subroutine Relative Call to Subroutine Call to Z Return from Subroutine Return from Interrupt                                                                       |

Hinweis: Bis auf reti verändern die Sprungoptionen das Flags-Register nicht.

#### Transferbefehle

| Instruktion                                                                  | Operation                                                                                                                                                              | Beschreibung                             |
|------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------|
| mov Rd, Rr                                                                   | $\mathtt{Rd} \leftarrow \mathtt{Rr}$                                                                                                                                   | Copy Register                            |
| movw Rd, Rr                                                                  | $Rd+1:Rd\leftarrow Rr+1:Rr$                                                                                                                                            | Copy Register Pair $(d, r \text{ even})$ |
| ldi Rd, imm8                                                                 | $\mathtt{Rd}{\leftarrow}\mathtt{imm8}$                                                                                                                                 | Load Immediate                           |
| lds Rd, addr16                                                               | Rd←MEM[addr16]                                                                                                                                                         | Load from Data Space                     |
| ld Rd, X Y Z                                                                 | $\mathtt{Rd} \leftarrow \mathtt{MEM}\left[\mathtt{X} \mathtt{Y} \mathtt{Z}\right]$                                                                                     | Load indirect                            |
| ${\tt ld} \; {\tt Rd}, \; {\tt X} {\tt Y} {\tt Z} +$                         | $Rd \leftarrow MEM[X Y Z], X Y Z \leftarrow X Y Z + 1$                                                                                                                 | Load ind. w. post-increment              |
| ld Rd, -X Y Z                                                                | $X Y Z\leftarrow X Y Z$ - 1, $Rd\leftarrow MEM[X Y Z]$                                                                                                                 | Load ind. w. pre-decrement               |
| ${\tt ldd} \; {\tt Rd}, \; {\tt X} {\tt Y} {\tt Z+imm5}$                     | $\texttt{Rd} \leftarrow \texttt{MEM}\left[\texttt{X} \texttt{Y} \texttt{Z}+\texttt{imm5}\right]$                                                                       | Load ind. w. displacement                |
| sts addr16, Rr                                                               | $\texttt{MEM}\left[\texttt{addr16}\right] \leftarrow \texttt{Rr}$                                                                                                      | Store to Data Space                      |
| $\mathtt{st} \ \mathtt{X}   \mathtt{Y}   \mathtt{Z}, \ \mathtt{Rr}$          | $\mathtt{MEM}\left[\mathtt{X} \mathtt{Y} \mathtt{Z}\right] \leftarrow \mathtt{Rr}$                                                                                     | Store indirect                           |
| $\mathtt{st} \ \mathtt{X}   \mathtt{Y}   \mathtt{Z} +,  \mathtt{Rr}$         | $\texttt{MEM}\left[\texttt{X} \texttt{Y} \texttt{Z}\right] \leftarrow \texttt{Rr}, \ \texttt{X} \texttt{Y} \texttt{Z} \leftarrow \texttt{X} \texttt{Y} \texttt{Z} + 1$ | Store ind. w. post-increment             |
| $\operatorname{\mathtt{st}}$ -X $ Y $ Z, Rr                                  | $X Y Z\leftarrow X Y Z-1$ , MEM $[X Y Z]\leftarrow Rr$                                                                                                                 | Store ind. w. pre-decrement              |
| $\mathtt{std}\ \mathtt{X} \mathtt{Y} \mathtt{Z}+\mathtt{imm5},\ \mathtt{Rr}$ | $\texttt{MEM}\left[\texttt{X} \texttt{Y} \texttt{Z}+\texttt{imm5}\right]\leftarrow \texttt{Rr}$                                                                        | Store ind. w. displacement               |
| push Rr                                                                      | $\mathtt{STACK} \leftarrow \mathtt{Rr}$                                                                                                                                | Push Register on Stack                   |
| pop Rd                                                                       | $Rr \leftarrow STACK$                                                                                                                                                  | Pop Register from Stack                  |
| lpm Rd, Z                                                                    | $\mathtt{Rd} \leftarrow \mathtt{MEM}\left[\mathtt{Z}\right]$                                                                                                           | Load from Program Memory                 |
| $\mathtt{lpm}\ \mathtt{Rd},\ \mathtt{Z}{+}1$                                 | $\mathtt{Rd} {\leftarrow} \mathtt{MEM}[\mathtt{Z}], \mathtt{Z} {\leftarrow} \mathtt{Z} {+} 1$                                                                          | lpm with post-increment                  |

## Flag-Manipulation

| Instruktion | Operation        | Beschreibung                |
|-------------|------------------|-----------------------------|
| sec         | $C \leftarrow 1$ | Set carry flag              |
| clc         | $C \leftarrow 0$ | Clear carry flag            |
| sen         | $N \leftarrow 1$ | Set negative flag           |
| cln         | $N \leftarrow 0$ | Clear negative flag         |
| sez         | $Z \leftarrow 1$ | Set zero flag               |
| clz         | $Z \leftarrow 0$ | Clear zero flag             |
| ses         | $S \leftarrow 1$ | Set signed flag             |
| cls         | $S \leftarrow 0$ | Clear signed flag           |
| sev         | $V \leftarrow 1$ | Set overflow flag           |
| clv         | $V \leftarrow 0$ | Clear overflow flag         |
| sei         | $I \leftarrow 1$ | Set global interrupt flag   |
| cli         | $I \leftarrow 0$ | Clear global interrupt flag |

### avr-gcc Aufrufkonventionen

| Register | Call-saved? | Hinweis                                    |
|----------|-------------|--------------------------------------------|
| RO       | nein        | Register für temporäre Ergebnisse          |
| R1       | ja          | Wird als Zero-Register verwendet (immer 0) |
| R2-R7    | ja          |                                            |
| R8-R17   | ja          | u.a. Parameter                             |
| R18-R25  | nein        | u.a. Parameter und Rückgabewert            |
| R26-R27  | nein        | X-Index-Register                           |
| R28-R29  | ja          | Y-Index-Register, wird von gcc als Frame-  |
|          |             | Pointer verwendet                          |
| R30-R31  | nein        | Z-Index-Register                           |

- Rückgabewerte von bis zu 8 Byte Größe werden in Registern zurückgegeben.
- Für Rückgabewerte größer als 8 Byte reserviert der Aufrufer Platz auf dem Stack. Die Adresse dieses Bereichs wird als impliziter erster Parameter übergeben.
- Parameter werden in den Registern R8 bis R25 übergeben. Der folgende Algorithmus entscheidet, in welchen Registern die Parameter liegen:
  - 1. Setze n = 26.
  - 2. Für jeden Parameter p, beginnend beim ersten:
    - (a) Sei s die Größe des Parameters in Bytes, aufgerundet auf die nächste gerade Zahl.
    - (b) Setze n=n-s.
    - (c) Wenn n>=8: Speichere das niederwertigste Byte von p in Rn und weitere Bytes in den darauffolgenden Registern.
    - (d) Wenn n<8: Übergebe den Parameter auf dem Stack und beende die Schleife hier. Alle weiteren Parameter werden ebenfalls auf dem Stack übergeben.
- Wird der Rückgabewert in einem Register zurückgegeben, werden dieselben Register verwendet, die für einen ersten Parameter derselben Größe verwendet würden. Beispiel: Ein 8-Bit-Wert wird im Register R24 zurückgegeben, ein 32-Bit-Wert in den Registern R25:R22.